# Lab 10. General CPU design 2



201810800 이혜인

# Lab 10-1

- ▶ 주어진 VHDL code(Page 4)를 사용해서 EC-2 microprocessor를 구현하고 "RTL view" 기능을 이용해서 구현된 결과를 분석하라.
  - 1. 해당 code를 분석해서 Control unit의 state diagram을 도출하고 손으로 그려라.
    - Note: Asynch RAM used in EC-2 is <u>not</u> supported by current generation FPGAs, for example Cyclone IV. Cyclone IV only supports Synchronous RAM, so the VHDL code is also modified.
  - 2. "program\_EC2.mif" 에 명시된 프로그램 두 개를 simulation으로 검증하라. (The last content in program.mif is actually written to the memory.) You have to only perform "RTL simulation" since it is much easier for verification. (SDO 파일 없이, "gate\_work" 대신 "work" library에서 entity load)
    - 1. Calculating the GCD of two numbers (You have to be able to enter external inputs, as in EC-2 in our lecture)
    - 2. Sum N down to 1. (You have to be careful for the "Enter" signal duration)

## General CPU design 2

# Lab 10-1. ISA

| Instruction      | Encoding  | Operation                        | Comment                                                     |
|------------------|-----------|----------------------------------|-------------------------------------------------------------|
| LOAD A, address  | 000 aaaaa | $A \leftarrow M[aaaaa]$          | Load A with content of memory location aaaaa                |
| STORE A, address | 001 aaaaa | $M[aaaaa] \leftarrow A$          | Store A into memory location aaaaa                          |
| ADD A, address   | 010 aaaaa | $A \leftarrow A + M[aaaaa]$      | Add $A$ with $M[aaaaa]$ and store the result back into $A$  |
| SUB A, address   | 011 aaaaa | $A \leftarrow A - M[aaaaa]$      | Subtract $A$ with $M[aaaaa]$ and store result back into $A$ |
| IN A             | 100 ××××× | $A \leftarrow Input$             | Input to A                                                  |
| JZ address       | 101 aaaaa | IF $(A = 0)$ THEN $PC =$ aaaaa   | Jump to address if A is zero                                |
| JPOS address     | 110 aaaaa | IF $(A \ge 0)$ THEN $PC =$ aaaaa | Jump to address if A is a positive number                   |
| HALT             | 111 ××××× | Halt                             | Halt execution                                              |

#### **Notations:**

A = accumulator.

M =memory.

PC = program counter.

aaaaa = five bits for specifying a memory address.

 $\times$  = don't-cares.

Figure 12.10 Instruction set for the EC-2.

# Lab 10-1. Reference:EC-2

Enter Input Behavioral VHDL code for EC-2: mp\_EC2.vhd 8. Memory content: program\_EC2.mif Enter Input IRload **IRload JMPmux JMPmux PCload PCload** Meminst Meminst Control MemWr MemWr **Signals**  $Asel_{1-0}$  $Asel_{1-0}$ CU Aload DP Aload Sub Sub  $IR_{7-5}$  $IR_{7-5}$ Status Clock Clock (A = 0)Clock (A = 0)Signals Reset Reset  $(A \ge 0)$ Reset  $(A \ge 0)$ Halt Output 8-

Figure 12.13 Complete circuit for the EC-2 general-purpose microprocessor.

Output

Halt

# Lab 10-2

- ▶ Write the assembly code & the binary code for <u>countdown</u> from N, store it as program\_EC2.mif, run, verify with simulation.
- ▶ Lab 9에서 사용한 countdown 프로그램을 참고하라.

# Lab 10-1 & 10-2

## ▶ Result

- ▶ Explain how the mp\_EC2.vhd is different from the EC-2 in the textbook.
- ▶ Explain the binary code you wrote for countdown. (for 10-2)
- ▶ Simulation capture & <u>detailed explanation</u>. Does it behave as the program was intended?
- etc.

## Discussion

- ▶ the problems met during simulation & verification
- how they have been solved
- the problems remained unsolved

# Example simulation capture



▶ Input, output, 내부 signal 모두 관찰 필요

# Lab 10. General CPU design 2

10-1 : Result

```
-- EC-2 Behavioral FSMD description
                                                                                                                                                            74
                                                                                                                                                                          WHEN s decode2 =>
                                                                                                                                                            75
                                                                                                                                                                             state <= s decode3;
      USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD LOGIC ARITH.ALL;
                                                                                                                                                            76
                                                                                                                                                                          WHEN s decode3 => -- jj
      USE IEEE.STD_LOGIC_UNSIGNED.ALL;
                                                                                                                                                            77
                                                                                                                                                                             CASE IR (7 DOWNTO 5) IS
                                                                                                                                                            78
                                                                                                                                                                                WHEN "000" => state <= s_load;
                                                                                                                                                            79
                                                                                                                                                                                WHEN "001" => state <= s_store;
      USE lpm.lpm_components.ALL;
                                                                                                                                                            80
                                                                                                                                                                                WHEN "010" => state <= s add;
    ■ENTITY mp EC2 IS PORT (
                                                                                                                                                            81
                                                                                                                                                                                WHEN "011" => state <= s sub;
         clock, reset: IN STD LOGIC;
                                                                                                                                                            82
                                                                                                                                                                                WHEN "100" => state <= s input;
         enter: IN STD LOGIC;
13
14
15
16
17
          -- data input
                                                                                                                                                           83
                                                                                                                                                                                WHEN "101" => state <= s jz;
         input: IN STD LOGIC VECTOR (7 DOWNTO 0);
                                                                                                                                                            84
                                                                                                                                                                                WHEN "110" => state <= s jpos;
         -- data output
                                                                                                                                                           85
                                                                                                                                                                                WHEN "111" => state <= s halt;
         output: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
                                                                                                                                                            86
                                                                                                                                                                                WHEN OTHERS => state <= s start;
         -- control outputs
         halt: OUT STD LOGIC);
                                                                                                                                                           87
                                                                                                                                                                             END CASE:
19
       END mp_EC2;
                                                                                                                                                            88
                                                                                                                                                                          WHEN s load =>
                                                                                                                                                                                                 -- load A from memory
21
                                                                                                                                                                             A <= memory data;
22
         TYPE state_type IS (=_start,s_start2,s_start3,s_fetch,s_decode,s_decode2,s_decode3,s_load,s_store,s_store2,s_add,s_sub,s_input,s_jz,s_jpos,s_halt);
                                                                                                                                                                             state <= s start;
         SIGNAL state: state_type;
                                               -- states
23
24
25
26
27
28
29
                                                                                                                                                                          WHEN s store =>
                                                                                                                                                            91
                                                                                                                                                                                                    -- store A to memory
          SIGNAL IR: STD LOGIC VECTOR(7 DOWNTO 0); -- Instruction register
         SIGNAL PC: STD LOGIC_VECTOR(4 DOWNTO 0); -- Program counter
                                                                                                                                                            92
                                                                                                                                                                             MemWr <= '1';
          SIGNAL A: STD LOGIC VECTOR (7 DOWNTO 0); -- Accumulator
                                                                                                                                                            93
                                                                                                                                                                             state <= s store2;
         SIGNAL memory address: STD LOGIC VECTOR (4 DOWNTO 0); -- memory address
          SIGNAL memory_data: STD_LOGIC_VECTOR(7 DOWNTO 0); -- memory data input
                                                                                                                                                                          WHEN s store2 =>
                                                                                                                                                                                                 -- need an extra state to de-assert MemWr before changing the memory address
                                                                                                                                                            95
                                                                                                                                                                             MemWr <= '0';
                                                                                                                                                                             state <= s start;
32
          memory: 1pm ram dq -- 32 locations x 8 bits wide asynchronous memory
                                                                                                                                                            97
                                                                                                                                                                          WHEN s add =>
33
                                                                                                                                                            98
                                                                                                                                                                             A <= A + memory data;
 34
                 lpm widthad => 5,
                                                                                                                                                            99
 35
                 lpm outdata => "REGISTERED", -- jj
 36
                 lpm indata => "REGISTERED", -- jj
                                                                                                                                                           100
                                                                                                                                                                          WHEN s sub =>
 37
                 lpm_numwords => 32, -- jj
                                                                                                                                                           101
                                                                                                                                                                             A <= A - memory_data;
 38
                lpm_address_control => "REGISTERED", -- jj
                                                                                                                                                           102
                                                                                                                                                                             state <= s start;
 39
                 lpm_file => "program_EC2.mif", -- fill ram with content of file program.mif
 40
                                                                                                                                                           103
                                                                                                                                                                          WHEN s input =>
 41
              PORT MAP (
                                                                                                                                                           104
                                                                                                                                                                             A <= input;
                                                                                                                                                           105
                                                                                                                                                                             IF (Enter = '0') THEN -- wait for Enter key
 43
                address => memory_address,
                                                                                                                                                                                                                                       → 다음은 주어진 VHDL
                                                                                                                                                           106
                inclock => clock, -- added jj
                                                                                                                                                                                state <= s input;
 45
                                                                                                                                                           107
                 outclock => clock, -- jj
 46
                         => MemWr.
                                                                                                                                                           108
                                                                                                                                                                                state <= s start;
                          => memory data);
                                                                                                                                                           109
                                                                                                                                                                             END IF:
                                                                                                                                                           110
                                                                                                                                                                          WHEN s jz =>
          PROCESS (clock, reset)
 50
                                                                                                                                                           111
                                                                                                                                                                             IF (A = 0) THEN
                                                                                                                                                                                                    -- jump if A is 0
51
52
53
             IF(reset = '1') THEN
                                                                                                                                                                                                                                              Code이다.
                                                                                                                                                           112
                                                                                                                                                                                PC <= IR(4 DOWNTO 0);
                PC <= "00000":
                                                                                                                                                           113
                                                                                                                                                                             END IF:
                IR <= "00000000";
                                                                                                                                                                             state <= s_start;
                                                                                                                                                           114
                 A <= "00000000";
 55
                 MemWr <= '0';
                                                                                                                                                          115
                                                                                                                                                                          WHEN s jpos =>
                 halt <= '0';
                                                                                                                                                          116
                                                                                                                                                                             IF (A(7) = '0') THEN -- jump if MSB(A) is 0
 57
                 state <= s start;
                                                                                                                                                          117
                                                                                                                                                                                PC <= IR(4 DOWNTO 0);</pre>
58
59
              ELSIF(clock'EVENT AND clock = '1') THEN
                                                                                                                                                          118
                                                                                                                                                                             END IF;
                 CASE state IS
 60
                                                                                                                                                          119
                                                                                                                                                                             state <= s start;
                 WHEN s start => -- reset, start
                    memory_address <= PC;
                                                                                                                                                          120
                                                                                                                                                                          WHEN s halt =>
                    state <= s start2; --jj
                                                                                                                                                          121
                                                                                                                                                                             halt <= '1';
                 WHEN s start2 =>
                                                                                                                                                          122
                                                                                                                                                                             state <= s halt;
 64
                   state <= s start3;
                                                                                                                                                          123
                                                                                                                                                                          WHEN OTHERS =>
 65
66
                WHEN s_start3 =>
                                                                                                                                                          124
                                                                                                                                                                             state <= s_halt;
                   state <= s fetch;
 67
                 WHEN s_fetch => -- fetch
                                                                                                                                                          125
                                                                                                                                                                          END CASE;
                   IR <= memory_data;</pre>
                                                                                                                                                          126
                                                                                                                                                                       END IF;
                    PC <= PC + 1;
                                                                                                                                                          127
                                                                                                                                                                     END PROCESS;
                                                                                                                                                          128
 71
                                                                                                                                                                     output <= A; -- send value of Accumulator to the output
                   memory address <= IR(4 DOWNTO 0); -- memory access using last 5 bits of IR
                    state <= s_decode2; -- jj
                                                                                                                                                          130 LEND FSMD;
```

```
-- EC-2 Behavioral FSMD description
    LIBRARY IEEE;
   USE IEEE.STD LOGIC 1164.ALL;
    USE IEEE.STD LOGIC ARITH.ALL;
    USE IEEE.STD LOGIC UNSIGNED.ALL;
     LIBRARY 1pm;
     USE lpm.lpm components.ALL;
    ENTITY mp EC2 IS PORT (
         clock, reset: IN STD LOGIC;
12
         enter: IN STD LOGIC;
13
         -- data input
14
         input: IN STD_LOGIC_VECTOR(7 DOWNTO 0);
15
         -- data output
         output: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
17
         -- control outputs
         halt: OUT STD LOGIC);
      END mp EC2;
    ☐ARCHITECTURE FSMD OF mp EC2 IS
         TYPE state type IS (s_start,s_start2,s_start3,s_fetch,s_decode,s_decode2,s_decode3,s_load,s_store2,s_add,s_sub,s_input,s_jz,s_jpos,s_halt);
23
         SIGNAL state: state type;
24
         SIGNAL IR: STD LOGIC VECTOR (7 DOWNTO 0); -- Instruction register
         SIGNAL PC: STD LOGIC VECTOR (4 DOWNTO 0); -- Program counter
         SIGNAL A: STD LOGIC VECTOR(7 DOWNTO 0); -- Accumulator
27
         SIGNAL memory address: STD LOGIC VECTOR(4 DOWNTO 0); -- memory address
         SIGNAL memory data: STD LOGIC VECTOR(7 DOWNTO 0); -- memory data input
         SIGNAL MemWr: STD LOGIC;
```

→ Input으로는 Clock, reset, enter, 그리고 input을 가지고 있다. 이때 input은 연산 할 값을 입력 받고, enter는 외부 signal이 있는 경우, 즉 외부에서 input이 들어오는 경우 이를 받고, 1이 되면 다음 State로 넘어가는 역할을 한다.

```
-- EC-2 Behavioral FSMD description
    LIBRARY IEEE;
 3 USE IEEE.STD LOGIC 1164.ALL;
    USE IEEE.STD LOGIC ARITH.ALL;
    USE IEEE.STD LOGIC UNSIGNED.ALL;
     LIBRARY 1pm;
     USE lpm.lpm components.ALL;
    ENTITY mp EC2 IS PORT (
         clock, reset: IN STD LOGIC;
12
         enter: IN STD LOGIC;
13
         -- data input
14
         input: IN STD_LOGIC_VECTOR(7 DOWNTO 0);
15
         -- data output
         output: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
17
         -- control outputs
         halt: OUT STD LOGIC);
      END mp EC2;
     ☐ARCHITECTURE FSMD OF mp EC2 IS
         TYPE state type IS (s_start,s_start2,s_start3,s_fetch,s_decode,s_decode2,s_decode3,s_load,s_store2,s_add,s_sub,s_input,s_jz,s_jpos,s_halt);
23
         SIGNAL state: state type;
24
         SIGNAL IR: STD LOGIC VECTOR (7 DOWNTO 0); -- Instruction register
         SIGNAL PC: STD LOGIC VECTOR (4 DOWNTO 0); -- Program counter
         SIGNAL A: STD LOGIC VECTOR(7 DOWNTO 0); -- Accumulator
         SIGNAL memory address: STD LOGIC VECTOR(4 DOWNTO 0); -- memory address
         SIGNAL memory data: STD LOGIC VECTOR (7 DOWNTO 0); -- memory data input
         SIGNAL MemWr: STD LOGIC;
```

- → Output으로는 output, halt를 가지고 있다. 이때 output은 연산 한 결과이고, halt는 IR의 상위 3bit가 111이 되면 halt가 1이 되면서 프로그램의 종료를 알리는 역할을 한다.
- → 내부 Signal로는 State와, IR, PC, A, memory\_address, memory\_data, MemWr이 있다.

```
-- EC-2 Behavioral FSMD description
    LIBRARY IEEE;
   USE IEEE.STD LOGIC 1164.ALL;
    USE IEEE.STD LOGIC ARITH.ALL;
    USE IEEE.STD LOGIC UNSIGNED.ALL;
     LIBRARY 1pm;
     USE lpm.lpm components.ALL;
    ENTITY mp EC2 IS PORT (
         clock, reset: IN STD LOGIC;
12
         enter: IN STD LOGIC;
13
         -- data input
14
         input: IN STD_LOGIC_VECTOR(7 DOWNTO 0);
15
         -- data output
         output: OUT STD LOGIC VECTOR (7 DOWNTO 0);
17
         -- control outputs
         halt: OUT STD LOGIC);
      END mp EC2;
20
     ☐ARCHITECTURE FSMD OF mp EC2 IS
         TYPE state type IS (s start, s start2, s start3, s fetch, s decode, s decode2, s decode3, s load, s store, s store2, s add, s sub, s input, s jz, s jpos, s halt);
23
         SIGNAL state: state type;
24
         SIGNAL IR: STD LOGIC VECTOR (7 DOWNTO 0); -- Instruction register
         SIGNAL PC: STD LOGIC VECTOR(4 DOWNTO 0); -- Program counter
         SIGNAL A: STD LOGIC VECTOR(7 DOWNTO 0); -- Accumulator
         SIGNAL memory address: STD LOGIC VECTOR(4 DOWNTO 0); -- memory address
         SIGNAL memory data: STD LOGIC VECTOR(7 DOWNTO 0); -- memory data input
         SIGNAL MemWr: STD LOGIC;
```

→ 다음 IR은 Instruction Register로 실행할 instruction을 명시해준다. PC는 Program Counter로 Memory의 특정 address를 가리킨다. A는 Accumulator로 연산 결과를 저장하고, memory\_address와 memory\_data은 각이름 그대로 memory의 address와 data input을 받는다. MemWr은 Memory 저장 여부를 알려준다.

```
-- EC-2 Behavioral FSMD description
    LIBRARY IEEE;
   USE IEEE.STD LOGIC 1164.ALL;
    USE IEEE.STD LOGIC ARITH.ALL;
    USE IEEE.STD LOGIC UNSIGNED.ALL;
     LIBRARY 1pm;
     USE lpm.lpm_components.ALL;
    ENTITY mp EC2 IS PORT (
         clock, reset: IN STD LOGIC;
12
         enter: IN STD LOGIC;
13
         -- data input
         input: IN STD_LOGIC_VECTOR(7 DOWNTO 0);
14
15
         -- data output
         output: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
17
         -- control outputs
         halt: OUT STD LOGIC);
      END mp EC2;
    ☐ARCHITECTURE FSMD OF mp EC2 IS
         TYPE state type IS (s_start,s_start2,s_start3,s_fetch,s_decode,s_decode2,s_decode3,s_load,s_store2,s_add,s_sub,s_input,s_jz,s_jpos,s_halt);
23
         SIGNAL state: state type;
24
         SIGNAL IR: STD LOGIC VECTOR (7 DOWNTO 0); -- Instruction register
         SIGNAL PC: STD LOGIC VECTOR (4 DOWNTO 0); -- Program counter
         SIGNAL A: STD LOGIC VECTOR(7 DOWNTO 0); -- Accumulator
27
         SIGNAL memory address: STD LOGIC VECTOR(4 DOWNTO 0); -- memory address
         SIGNAL memory data: STD LOGIC VECTOR(7 DOWNTO 0); -- memory data input
         SIGNAL MemWr: STD LOGIC;
```

→ 해당 부분에서 강의자료에서 배운 EC-2와 다른 부분이 많이 나온다. 이는 Cyclone IV가 EC-2가 사용하는

Asynchronous RAM이 아닌 Synchronous RAM만을 지원해서 일부 코드가 수정되게 되었다.

```
BEGIN
         memory: 1pm ram dq -- 32 locations x 8 bits wide asynchronous memory
33
    \dot{\Box}
            GENERIC MAP (
34
              lpm widthad => 5,
35
              lpm outdata => "REGISTERED", -- jj
36
              lpm indata => "REGISTERED", -- jj
37
              lpm numwords => 32, -- jj
38
              lpm address control => "REGISTERED", -- jj
39
              lpm_file => "program_EC2.mif", -- fill ram with content of file program.mif > 각각의 signal끼리 올바르게 연결해주었다.
40
              lpm width => 8)
            PORT MAP (
              data
                       => A.
              address
                          => memory address,
              inclock => clock, -- added jj
              outclock => clock, -- jj
46
                        => MemWr,
47
                        => memory data);
48
         PROCESS (clock, reset)
50
         BEGIN
51
            IF(reset = '1') THEN
52
              PC <= "000000";
              IR <= "000000000";
              A <= "000000000";
              MemWr <= '0';
56
              halt <= '0':
57
              state <= s start;
58
            ELSIF(clock'EVENT AND clock = '1') THEN
59
               CASE state IS
              WHEN s start => -- reset, start
                 memory address <= PC;
                 state <= s start2; --jj
63
              WHEN s start2 =>
                  state <= s start3;
65
              WHEN s start3 =>
                 state <= s fetch;
67
              WHEN s fetch => -- fetch
                 IR <= memory data;
                 PC <= PC + 1;
                  state <= s decode;
71
               WHEN s decode => -- decode
                 memory_address <= IR(4 DOWNTO 0); -- memory access using last 5 bits of IR
                  state <= s_decode2; -- jj
```

- → Memory RAM은 32X8로 8bit word가 32개 있다.
- → 만약 reset이 1이면 PC, IR, A, MemWr을 각각 0으로 초기화해주고, state는 초기 상태인 s start로 간다.
- → Clock의 rising edge에서 state가 s\_start일 때, memory\_address에 PC 값을 저장하고, s\_start2로 이 동한다. s\_start2이면 바로 s\_start3으로 가고, s\_start3 에서는 s\_fetch 상태로 넘어간다.

```
BEGIN
32
         memory: 1pm ram dq -- 32 locations x 8 bits wide asynchronous memory
33
    \dot{\Box}
            GENERIC MAP (
34
               lpm widthad => 5,
35
               lpm outdata => "REGISTERED", -- jj
36
               lpm indata => "REGISTERED", -- jj
37
               lpm numwords => 32, -- jj
38
               lpm address control => "REGISTERED", -- jj
39
               lpm file => "program_EC2.mif", -- fill ram with content of file program.mif
40
               lpm width => 8)
            PORT MAP (
41
               data
43
                            => memory address,
               inclock => clock, -- added jj
               outclock => clock, -- jj
46
                         => MemWr,
47
                         => memory data);
48
49
         PROCESS (clock, reset)
50
         BEGIN
51
            IF(reset = '1') THEN
52
               PC <= "00000";
53
               IR <= "00000000";
               A <= "000000000";
55
               MemWr <= '0';
56
               halt <= '0':
57
               state <= s start;
58
            ELSIF(clock'EVENT AND clock = '1') THEN
59
               CASE state IS
60
               WHEN s start => -- reset, start
                  memory address <= PC;
                  state <= s start2; --jj
63
               WHEN s start2 =>
64
                  state <= s start3;
65
               WHEN s start3 =>
66
                  state <= s fetch;
67
               WHEN s fetch => -- fetch
                  IR <= memory data;
69
                  PC <= PC + 1;
70
                  state <= s decode;
71
               WHEN s decode => -- decode
                  memory_address <= IR(4 DOWNTO 0); -- memory access using last 5 bits of IR
                  state <= s_decode2; -- jj
```

- → s\_fetch 상태에서는 memory\_data를 IR에 저장하고,

  PC는 1 증가시킨다. 그리고 state는 s\_decode 상태로 넘어간다.
- → s\_decode 상태에서는 IR의 하위 5bit가
  memory\_address에 저장되게 되고, state는 s\_decode2
  로 넘어가게 된다.

74 75

77

87

91

93

97

98

99

101

102

103

104

105

106

107

109

110

111

113 114

```
WHEN s decode2 =>
   state <= s decode3;
WHEN s decode3 \Rightarrow -- jj
   CASE IR (7 DOWNTO 5) IS
      WHEN "000" => state <= s load;
      WHEN "001" => state <= s store;
      WHEN "100" => state <= s input;
      WHEN "111" => state <= s halt;
      WHEN OTHERS => state <= s start;
   END CASE:
WHEN s load =>
                        -- load A from memory
  A <= memory data;
   state <= s start;
WHEN s store =>
                           -- store A to memory
  MemWr <= '1':
   state <= s store2;
WHEN s store2 =>
                        -- need an extra state to de-assert MemWr before changing the memory address
  MemWr <= '0';
   state <= s start;
WHEN s add =>
  A <= A + memory_data;
  state <= s start;
                        -- subtract
  A <= A - memory data;
  state <= s start;
WHEN s input =>
  A <= input;
                           -- wait for Enter key
  IF (Enter = '0') THEN
      state <= s input;
      state <= s start;
  END IF:
WHEN s jz =>
  IF (A = 0) THEN
                           -- jump if A is 0
     PC <= IR(4 DOWNTO 0);
   state <= s start;
```

- → 다음으로 s\_decode2 상태에서는 바로 s\_decode3로 넘어가고, s\_decode3에서는 IR 상위 3 bit에 따라 각각에 맞는 Control Word로 넘어가게 된다.
- → 먼저 "000"이면, state가 s\_load가 되어 memory\_data 를 A에 저장하여 data를 load한 다음, s\_start 상태로 다시 되돌아간다.
- → "001"이면, state가 s\_store가 되어 MemWr가 1이 되어 Momory에 저장되었음을 알리고, s\_store2 상태로 넘어간다. s\_store2 상태에서는 MemWr이 다시 0이 되고, s start 상태로 다시 되돌아간다.

75

76

77

79

83

87

89

90

91

92

93

94

97

98

99

100

101

102

103

104

105

106

107

109

110

111

112

113

114

```
WHEN s decode2 =>
   state <= s decode3;
WHEN s decode3 => -- jj
   CASE IR (7 DOWNTO 5) IS
      WHEN "000" => state <= s load;
     WHEN "001" => state <= s store;
     WHEN "111" => state <= s halt;
     WHEN OTHERS => state <= s start;
   END CASE;
WHEN s load =>
                        -- load A from memory
  A <= memory data;
   state <= s start;
WHEN s store =>
                           -- store A to memory
  MemWr <= '1':
   state <= s store2;
WHEN s store2 =>
                        -- need an extra state to de-assert MemWr before changing the memory address
  MemWr <= '0';
   state <= s start;
WHEN s add =>
  A <= A + memory data;
  state <= s start;
WHEN s sub =>
                        -- subtract
  A <= A - memory data;
   state <= s start;
WHEN s input =>
  A <= input:
  IF (Enter = '0') THEN
                           -- wait for Enter key
     state <= s input;
      state <= s start;
   END IF:
WHEN s jz =>
  IF (A = 0) THEN
                           -- jump if A is 0
     PC <= IR(4 DOWNTO 0);
   END IF:
   state <= s start;
```

- → "010"이면, state가 s\_add가 되어 A + memory\_data가 되어 A에 저장되고, s\_start 상태로 다시 되돌아간다.
- → "011"이면, state가 s\_sub가 되어 A memory\_data가 되어 A에 저장되고, s\_start 상태로 다시 되돌아간다.
- → "100"이면, state가 s\_input이 되어 A에 외부 input 값이 저장되고, Enter가 0이면 s\_input 상태가 계속 유지되고, Enter가 1이면 s\_start 상태로 다시 되돌아가 프로그램이 계속해서 진행 될 수 있게 한다.

```
74
                 WHEN s decode2 =>
75
                    state <= s decode3;
76
                 WHEN s decode3 => -- jj
77
                    CASE IR (7 DOWNTO 5) IS
78
                        WHEN "000" => state <= s load;</pre>
79
                        WHEN "001" => state <= s store;
80
81
82
                        WHEN "100" => state <= s input;</pre>
83
84
85
                        WHEN "111" => state <= s halt;</pre>
86
                        WHEN OTHERS => state <= s start;
87
                    END CASE:
                 WHEN s jz =>
110
111
                    IF (A = 0) THEN
                                               -- jump if A is 0
112
                        PC <= IR(4 DOWNTO 0);
113
                    END IF;
114
                    state <= s start;
115
                  WHEN s jpos =>
116
                    IF (A(7) = '0') THEN -- jump if MSB(A) is 0
117
                        PC <= IR(4 DOWNTO 0);
118
                     END IF:
 119
                     state <= s start;
 120
                  WHEN s halt =>
 121
                    halt <= '1';
 122
                     state <= s halt;
 123
                  WHEN OTHERS =>
 124
                     state <= s halt;
 125
                  END CASE:
 126
              END IF:
 127
           END PROCESS;
 128
 129
                           -- send value of Accumulator to the output
 130
```

- → "101"이면, state가 s\_jz가 되어 A가 0이면 PC에 IR 하 위 5 bit를 저장하여 해당 address로 이동하고, s\_start 상태로 다시 되돌아간다.
- → "110"이면, state가 s\_jpos가 되어 A(7)이 0이면 즉 A의 MSB값이 0이면, PC에 IR 하위 5bit가 저장되어 해당 address로 이동하고, s\_start 상태로 다시 되돌아간다.
- → "111"이면, state가 s\_halt가 되어 halt가 1이 되고,
   s\_halt state에 계속 머무르며 프로그램이 종료되었음
   을 알린다.

#### General CPU design 2

# 1. VHDL Code - 달라진 부분 위주

**Lab** 10

```
-- EC-2 Behavioral FSMD description
                                                                                                                                                    74
                                                                                                                                                                  WHEN s decode2 =>
                                                                                                                                                    75
                                                                                                                                                                    state <= s decode3;
     USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD LOGIC ARITH.ALL;
                                                                                                                                                    76
                                                                                                                                                                  WHEN s decode3 => -- jj
     USE IEEE.STD LOGIC UNSIGNED.ALL;
                                                                                                                                                    77
                                                                                                                                                                    CASE IR (7 DOWNTO 5) IS
                                                                                                                                                    78
                                                                                                                                                                       WHEN "000" => state <= s load;
                                                                                                                                                    79
                                                                                                                                                                       WHEN "001" => state <= s_store;
     USE lpm.lpm_components.ALL;
                                                                                                                                                    80
                                                                                                                                                                       WHEN "010" => state <= s add;
    ■ENTITY mp EC2 IS PORT (
                                                                                                                                                    81
                                                                                                                                                                       WHEN "011" => state <= s sub;
        clock, reset: IN STD LOGIC;
                                                                                                                                                    82
                                                                                                                                                                       WHEN "100" => state <= s input;
        enter: IN STD LOGIC;
13
        -- data input
                                                                                                                                                   83
                                                                                                                                                                       WHEN "101" => state <= s jz;
14
15
16
17
18
        input: IN STD LOGIC VECTOR (7 DOWNTO 0);
                                                                                                                                                    84
                                                                                                                                                                       WHEN "110" => state <= s jpos;
        -- data output
                                                                                                                                                   85
                                                                                                                                                                       WHEN "111" => state <= s halt;
        output: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
                                                                                                                                                    86
                                                                                                                                                                       WHEN OTHERS => state <= s start;
        -- control outputs
        halt: OUT STD LOGIC);
                                                                                                                                                   87
                                                                                                                                                                    END CASE:
19
20
      END mp_EC2;
                                                                                                                                                    88
                                                                                                                                                                  WHEN s load =>
                                                                                                                                                                                       -- load A from memory
                                                                                                                                                                    A <= memory_data;
21
        TYPE state_type IS (s_start,s_start2,s_start3,s_fetch,s_decode2,s_decode3,s_load,s_store,s_store2,s_add,s_sub,s_input,s_jz,s_jpos,s_halt);
                                                                                                                                                                    state <= s start;
23
        SIGNAL state: state_type;
                                            -- states
24
25
26
27
28
29
                                                                                                                                                    91
                                                                                                                                                                  WHEN s store =>
                                                                                                                                                                                          -- store A to memory
        SIGNAL IR: STD LOGIC VECTOR(7 DOWNTO 0); -- Instruction register
        SIGNAL PC: STD LOGIC_VECTOR(4 DOWNTO 0); -- Program counter
                                                                                                                                                    92
                                                                                                                                                                    MemWr <= '1';
        SIGNAL A: STD LOGIC VECTOR (7 DOWNTO 0); -- Accumulator
                                                                                                                                                    93
                                                                                                                                                                    state <= s store2;
        SIGNAL memory address: STD LOGIC VECTOR (4 DOWNTO 0); -- memory address
        SIGNAL memory_data: STD_LOGIC_VECTOR(7 DOWNTO 0); -- memory data input
                                                                                                                                                                  WHEN s store2 =>
                                                                                                                                                                                       -- need an extra state to de-assert MemWr before changing the memory address
                                                                                                                                                                    MemWr <= '0';
                                                                                                                                                                    state <= s start;
32
         memory: 1pm ram dq -- 32 locations x 8 bits wide asynchronous memory
                                                                                                                                                    97
                                                                                                                                                                  WHEN s add =>
33
                                                                                                                                                                    A <= A + memory data;
34
               lpm widthad => 5,
                                                                                                                                                    99
35
               lpm outdata => "REGISTERED", -- jj
36
               lpm indata => "REGISTERED", -- jj
                                                                                                                                                   100
                                                                                                                                                                  WHEN s sub =>
37
               lpm_numwords => 32, -- jj
                                                                                                                                                   101
                                                                                                                                                                    A <= A - memory data;
38
               lpm_address_control => "REGISTERED", -- jj
                                                                                                                                                   102
                                                                                                                                                                    state <= s start;
39
               lpm_file => "program_EC2.mif", -- fill ram with content of file program.mif
                                                                                                                                                                                                         → 해당 코드가 강의자료에 비해
                                                                                                                                                   103
                                                                                                                                                                  WHEN s input =>
41
            PORT MAP (
                                                                                                                                                   104
                                                                                                                                                                    A <= input;
                                                                                                                                                   105
                                                                                                                                                                    IF (Enter = '0') THEN -- wait for Enter key
43
               address => memory_address,
                                                                                                                                                   106
               inclock => clock, -- added jj
                                                                                                                                                                       state <= s input;
                                                                                                                                                   107
               outclock => clock, -- jj
                       => MemWr.
                                                                                                                                                   108
                                                                                                                                                                       state <= s start;
                                                                                                                                                                                                                달라진 부분은 더 많은 State가
                        => memory_data);
                                                                                                                                                   109
                                                                                                                                                                    END IF:
                                                                                                                                                   110
                                                                                                                                                                  WHEN s jz =>
         PROCESS (clock, reset)
50
                                                                                                                                                   111
                                                                                                                                                                    IF (A = 0) THEN
                                                                                                                                                                                          -- jump if A is 0
51
52
53
            IF(reset = '1') THEN
                                                                                                                                                   112
                                                                                                                                                                       PC <= IR(4 DOWNTO 0);
               PC <= "00000":
                                                                                                                                                   113
                                                                                                                                                                    END IF:
               IR <= "00000000":
                                                                                                                                                                    state <= s_start;
                                                                                                                                                   114
               A <= "00000000";
                                                                                                                                                                                                               존재해 해당 State에서 새롭게
               MemWr <= '0';
                                                                                                                                                  115
                                                                                                                                                                  WHEN s jpos =>
               halt <= '0';
                                                                                                                                                  116
                                                                                                                                                                    IF (A(7) = '0') THEN -- jump if MSB(A) is
57
               state <= s start;
                                                                                                                                                  117
                                                                                                                                                                       PC <= IR(4 DOWNTO 0);</pre>
58
59
            ELSIF(clock'EVENT AND clock = '1') THEN
                                                                                                                                                  118
                                                                                                                                                                     END IF;
               CASE state IS
60
                                                                                                                                                  119
                                                                                                                                                                    state <= s start;
               WHEN s start => -- reset, start
                  memory address <= PC;
                                                                                                                                                  120
                                                                                                                                                                  WHEN s halt =>
                                                                                                                                                                                                               연결이 이뤄진다는 것이다.
                  state <= s start2; --jj
                                                                                                                                                  121
                                                                                                                                                                     halt <= '1';
               WHEN s start2 =>
                                                                                                                                                  122
                                                                                                                                                                     state <= s halt;
64
                 state <= s start3;
                                                                                                                                                  123
                                                                                                                                                                  WHEN OTHERS =>
               WHEN s start3 =>
                                                                                                                                                  124
                                                                                                                                                                    state <= s halt;
                  state <= s_fetch;
67
               WHEN s_fetch => -- fetch
                                                                                                                                                  125
                                                                                                                                                                  END CASE;
                  IR <= memory_data;</pre>
                                                                                                                                                  126
                                                                                                                                                               END IF;
                  PC <= PC + 1;
                                                                                                                                                  127
                                                                                                                                                            END PROCESS;
                                                                                                                                                  128
71
                                                                                                                                                            output <= A; -- send value of Accumulator to the output
                  memory address <= IR(4 DOWNTO 0); -- memory access using last 5 bits of IR
                  state <= s_decode2; -- jj
                                                                                                                                                  130 LEND FSMD;
```



- → 이는 위에서 설명한 State를 State Diagram을 통해 나타낸 것이다.
- → 이는 기존 State Diagram과 다르게 s\_start2, s\_start3, s\_decode2, s\_decode3, s\_store2 상태가 추가 되었다.





- → s\_start상태에서 시작하여 s\_start2, s\_start3 상태로 가고, s\_fetch로 가면서 IR에 memory data를 저장하 고, PC를 1씩 증가해 다음 address로 이동한다.
- → s\_decode 상태로 가서 memory\_address에 IR 하위 5 bit(address)를 저장하고, s\_decode2, s\_decode3 상태로 이동한다.
- → s\_decode3 상태에서는 각각 IR 상위 3bit에 따라 각 각 맞는 Control Word(state)로 이동하게 된다.



- → s\_decode3에서 이동할 수 있는 state는 s\_load,
  s\_store, s\_add, s\_sub, s\_input, s\_jz, s\_jpos, s\_halt, 나
  머진 경우에는 s\_start로 이동한다.
- → s\_store의 경우에는 s\_store2로 가서 MemWr을 다시 0으로 저장하는 state를 거친 다음 s\_start로 가고, s\_halt를 제외하고 모든 state는 다시 s\_start로 되돌 아간다.



- → s\_input의 경우에는 Enter 값이 0인 경우에는 s\_input 에 계속 머무르고, Enter 값이 1이면 s\_start 상태로 되돌아간다.
- → s\_halt는 프로그램 종료를 알리며, 계속해서 s\_halt에 머무른다.
- → 따라서 다음 그림과 같이 State Diagram을 나타낼수 있다.

## General CPU design 2

# 3. RTL Viewer



## General CPU design 2

# 3. RTL Viewer



#### General CPU design 2

```
-- GCD
-- Program to calculate the GCD of two numbers
  00000 : 10000000;
                       -- input A
  00001 : 00111110:
                       -- store A,x
  00010 : 10000000;
                       -- input A
  00011: 00111111;
                       -- store A, y
                       -- loop: load A, x -- x = y?
  00100 : 00011110;
  00101 : 01111111;
                       -- sub A,y
                                                       y에 저장한다.
  00110 : 10110000;
                       -- jz out
                                      -- x=y
  00111 : 11001100;
                       -- jp xgty
                                      -- x>y
  01000 : 00011111:
                       -- load A,v
                                      -- y>x
  01001 : 01111110;
                       -- sub A,x
                                      -- V-X
  01010 : 00111111:
                       -- store A, y
  01011 : 11000100;
                       -- jp loop
  01100 : 00011110;
                       -- xgty: load A,x -- x>y
  01101 : 01111111;
                       -- sub A, v
                                         -- x-v
  01110 : 00111110;
                       -- store A,x
  01111 : 11000100;
                       -- jp loop
  10000 : 00011110;
                       -- load A,x
  10001 : 11111111:
                       -- halt
  11110 : 000000000:
                       -- x
  11111 : 000000000;
                       -- v
```

- → 먼저 GCD의 assembly code & the binary code를 보면,
  memory는 x, y 2개를 가진다. 외부 input 2개를 받아서 각각 x,
  v에 저장한다.
- → 다음으로 x에 저장된 값을 load하고, x에서 y를 뺀다. 이때, x와 y가 같은 지 확인하고, x가 y보다 큰지 판단하여 x가 더 크면 주어진 address(01100)로 이동한다. 해당 address(01100)는 x 를 load하여 x-y를 진행하고, 이를 A에 저장해 x-y가 0이 될 때까지 이를 반복하는 loop이다.

#### General CPU design 2

```
-- GCD
-- Program to calculate the GCD of two numbers
  00000 : 10000000;
                       -- input A
  00001: 00111110;
                       -- store A,x
  00010 : 10000000;
                       -- input A
  00011: 00111111;
                       -- store A,y
                       -- loop: load A, x -- x = y?
  00100 : 00011110;
  00101 : 01111111;
                       -- sub A, y
  00110 : 10110000;
                       -- jz out
                                      -- x=y
  00111 : 11001100;
                       -- jp xgty
                                      -- x>y
  01000 : 00011111:
                       -- load A,v
                                      -- y>x
  01001 : 01111110;
                       -- sub A,x
                                      -- v-x
  01010 : 00111111;
                       -- store A, y
  01011 : 11000100;
                       -- jp loop
  01100 : 00011110;
                       -- xgty: load A,x -- x>y
  01101 : 01111111;
                       -- sub A, v
                                         -- x-v
  01110 : 00111110;
                       -- store A,x
  01111 : 11000100;
                       -- jp loop
  10000 : 00011110;
                       -- load A,x
  10001: 11111111:
                       -- halt
  11110 : 000000000;
                       -- x
  11111 : 00000000;
                       -- v
```

- → y가 값이 더 큰 경우에는 y를 load한 다음 y-x를 하고, 이를 A 에 저장해 y-x가 0이 될 때까지 이를 반복한다.
- → 모든 것이 종료되면 GCD된 결과를 출력하고, halt로 이동하여 프로그램이 종료되었음을 알린다.

#### General CPU design 2



- → 다음은 GCD simulation을 진행한 결과이다.
- → 먼저 외부 input을 받아, 해당 input을 x에 저장한다. 이때, 저장을 했다는 의미에서 MemWr이 1이 되었다.
- → 또한, 해당 과정에서 output에 4가 나타나는 부분의 state는 s\_input이고, 이때 Enter가 1이므로 다음 State로 진행될 수 있다. 그리고 s\_input 이전까지는 s\_start ~ s\_decode3까지 순차적으로 진행되었다.

#### General CPU design 2



- → 다음으로 외부 input을 받아, 해당 input을 y에 저장한다. 이때, 저장을 했다는 의미에서 MemWr이 1이 되었다.
- → 또한, 해당 과정에서 output에 2가 나타나는 부분의 state는 s\_input이고, 이때 Enter가 1이므로 다음 State로 진행될 수 있다. 그리고 s\_input 이전까지는 s\_start ~ s\_decode3까지 순차적으로 진행되었다.

#### General CPU design 2



- → 다음으로 x와 y 중 어떤 것이 큰 지 비교하기 위해 x를 load하고, x에서 y를 뺐다.
- → 이를 통해 x값은 4이고, x-y는 2여서 x 값이 y 값보다 더 크다는 것을 알 수 있다.
- → 따라서 이는 x가 더 큰 경우로 다음 simulation이 진행되게 된다.
- → 해당 과정들 사이 State는 s\_start ~ s\_decode3가 반복해서 진행되게 된다.

General CPU design 2



- → x값이 더 크므로 x를 load한 다음 x-y를 진행한다. 그리고 해당 값이 0이 될 때까지 x-y를 진행한다. 해당 Simulation은 4에서 2를 빼는 것이므로 2번만 해당 과정을 진행하면 된다.
- → 2번 진행하면 0이 나오는 것을 다음을 통해 확인할 수 있다.

General CPU design 2



- → 값이 0이 나와서, 이를 통해 계산한 GCD 결과인 2를 load하여 출력하였다.
- → 그리고 GCD 결과가 출력됐으므로 state가 s\_halt로 가면서 halt가 1이 되고, 해당 프로그램은 종료하게 된다.
- → 이 Simulation을 통해 해당 Code가 올바르게 돌아간 것을 확인할 수 있다.

## 4. Simulation – Sum Sinulation

```
-- Sum
-- Program to sum N downto 1
  00000 : 00011101; -- load A, one -- zero sum by doing 1-1
  00001 : 01111101;
                      -- sub A,one
  00010 : 00111110:
                       -- store A, sum
  00011 : 10000000;
                       -- input A
  00100 : 00111111;
                       -- store A,n
                       -- loop: load A, n -- n + sum
  00101 : 00011111:
  00110 : 01011110:
                       -- add A.sum
  00111: 00111110;
                       -- store A, sum
  01000 : 00011111;
                       -- load A,n
                                         -- decrement A
                       -- sub A, one
  01001 : 01111101:
  01010 : 00111111:
                       -- store A,n
  01011 : 10101101;
                       -- jz out
  01100 : 11000101;
                       -- jp loop
                       -- out: load A, sum
  01101 : 00011110;
  01110 : 11111111;
                       -- halt
  11101 : 00000001:
                       -- one
  11110 :
           00000000:
                       -- sum
  111111 :
           00000000;
                       -- n
```

- → 먼저 Sum의 assembly code & the binary code를 보면, memory는 one, sum, n 3개를 가진다. 외부 input 1개를 받아서 이를 n에 저장한다.
- → 다음으로 one에 있는 1값을 load해서 여기서 1을 빼고, 이를 sum에 저장하면서 sum을 0으로 초기화한다.
- → Input A를 받아서 이를 n에 저장한다.

#### General CPU design 2

#### **Lab** 10

## 4. Simulation – Sum Sinulation

```
-- Sum
-- Program to sum N downto 1
  00000 : 00011101; -- load A, one -- zero sum by doing 1-1
  00001 : 01111101;
                      -- sub A,one
  00010 : 00111110:
                       -- store A, sum
  00011 : 10000000:
                       -- input A
  00100 : 00111111;
                       -- store A,n
  00101 : 00011111:
                       -- loop: load A, n -- n + sum
  00110 : 01011110:
                       -- add A.sum
  00111: 00111110;
                       -- store A, sum
  01000 : 00011111;
                       -- load A,n
                                         -- decrement A
                       -- sub A, one
  01001 : 01111101;
  01010 : 00111111:
                       -- store A,n
  01011 : 10101101:
                       -- jz out
  01100 : 11000101;
                       -- jp loop
                       -- out: load A, sum
  01101 : 00011110;
  01110 : 11111111;
                        -- halt
  11101 : 00000001:
                        -- one
  111110 :
           00000000:
                        -- sum
  111111 :
           00000000;
                        -- n
```

- → n에 있는 값을 load 해서, 여기에 sum에 있는 값을 더해 sum에 저장한다.
- → 다음으로 n에 있는 값에서 1을 빼서 다시 n에 저장한다.
- → 만약 n에 있는 값이 0이면, sum에 있는 값을 load 한 후 halt를 통해 프로그램을 종료한다.
- → 만약 0이 아니고 0보다 크면, 00101 address로 이 동하여 해당 과정을 n이 0이 될 때까지 반복해준다.

General CPU design 2

## 4. Simulation – Sum Sinulation



- → 다음은 Sum simulation을 진행한 결과이다.
- → 먼저 one에 있는 1값을 load해서 여기서 1을 빼고, 이를 sum에 저장하면서 sum을 0으로 초기화하는 과정을 거친다. 해당 과정들 사이 State는 s\_start ~ s\_decode3가 반복해서 진행되게 된다.
- → 이때, 저장을 했다는 의미에서 MemWr이 1이 되었다.

General CPU design 2

## 4. Simulation – Sum Sinulation



→ 다음으로 외부 input을 받아, 해당 input을 n에 저장한다. 또한, 해당 과정에서 output에 2가 나타나는 부분의 state는 s\_input이고, 이때 Enter가 1이므로 다음 State로 진행될 수 있다. 그리고 s\_input 이전까지는 s\_start ~ s\_decode3까지 순차적으로 진행되었다.

### General CPU design 2



- → 2를 input으로 받고 저장한 후, 이를 load해서 sum에 있는 값과 더한 후 이를 sum에 저장한다. 이때, 저장을 했다는 의미에서 MemWr이 1이 되었다.
- → 해당 부분에서는 2를 n에 저장하는 부분과 sum에 더한 값을 저장하는 부분으로 저장하는 곳, 즉 MemWr이 1인 부분이 2번 존재한다.

General CPU design 2



- → n에 있는 값에서 1을 빼서 이를 다시 n에 저장한다. 이때, 저장을 했다는 의미에서 MemWr이 1이 되었다.
- → 그리고 n에 있는 값이 0이 아니므로 값을 더해서 sum에 저장하고, n에서 1을 빼고 이를 다시 n에 저장하는 과정을 n이 0이 될 때까지 반복해준다.

General CPU design 2



- → 해당 부분에서 앞서 n에 저장된 2에서 1을 뺀 값 1과 sum에 저장되어 있던 2를 더해서 3이라는 값이 나타나게 되었다. 해당 값을 sum에 저장한다.
- → 해당 과정들 사이 State는 s\_start ~ s\_decode3가 반복해서 진행되게 된다.

General CPU design 2



- → n에 있는 값을 load해서 다시 1을 빼고, 이를 n에 저장한다.
- → 이때 n에 있는 값이 0이 되게 되면서 sum에 있는 값인 3이 load되었고, 그 후 State가 s\_halt가 되면서 halt의 값이 1이 되고, 해당 프로그램이 종료되게 된다.
- → 이 Simulation을 통해 해당 Code가 올바르게 돌아간 것을 확인할 수 있다.

# Lab 10. General CPU design 2

10-1: Discussion

### General CPU design 2

- Discussion
- → 해당 Simulation을 진행하면서 여러 문제점이 있었는데, 가장 먼저 State의 개수가 많아 많은 Clock이

소요되면서 다음과 같이 쉽게 결과를 볼 수 없다는 문제점이 있었다. 이를 해결하기 위해 수를 작은 수

로 결정하고, Clock Period를 다음과 같이 5로 줄이면서 해당 문제를 해결하였다.



### General CPU design 2

- Discussion
- → 또한, 많은 Clock이 있어 s\_input state가 어디서 진행되는지 알기 어려웠다.
- → 따라서 처음에 simulatio을 할 때 Enter값을 모두 1로 해놓고 진행하여 어느 부분에만 Enter를 1로 해야 하는 지 알 수 있었다.



### General CPU design 2

- Discussion
- → 이번 실습은 Lab 09번 실습과 마찬가지로 VHDL Code가 주어진 상태에서 내가 이해를 하고,
  Simulation을 진행하여 이를 분석하는 실습이라 비교적 어렵지 않았던 것 같다. 하지만, 이번 실습에서
  는 Lab 09와는 다르게 assembly code & the binary code를 이해하면서 실습을 진행해서 비교적 해당
  구조에 대해 이해하기 좀 더 수월했던 것 같다.
- → 이번 실습에서 assembly code & the binary code의 구조를 이해하는데 시간이 많이 소요되었지만, 한 번 이해하면 다음 과정인 Simulation을 진행할 때는 보다 편하게 될 수 있었다.

# Lab 10. General CPU design 2

10-2 : Result

### General CPU design 2

# 1. assembly code & the binary code

Lab 10

```
--Countdown
--countdown from N
   00000 :
           10000000;
                         -- input A
   00001 :
            00111111:
                         -- store A,n
   00010 :
            00011111;
                         -- load A,n
                                        -- decrement A
            011111110;
   00011 :
                         -- sub A, one
   00100 :
            00111111:
                         -- store A,n
   00101 :
            10101101;
                         -- jz out
   00110 :
            11000010;
                         -- jp loop
   01101 :
            00011111;
                         -- out: load A,n
   01110 :
            111111111;
                         -- halt
   111110 :
            00000001:
                         -- one
   111111 :
            00000000;
                         -- n
END:
```

- → Countdown 프로그램의 assembly code & the binary code를 보면, memory는 one, n 2개를 가진다. 외부 input 1개를 받아서 이를 n에 저장한다.
- → 외부 Input을 받아 이를 n에 저장한다.
- → n에 있는 값을 load해서, 이를 one에 저장된 1로 빼고, 다시 n에 뺀 값을 저장한다.

# 1. assembly code & the binary code

```
--Countdown
--countdown from N
   00000 :
           10000000;
                         -- input A
   00001 :
            00111111:
                         -- store A,n
   00010 :
            00011111:
                         -- load A,n
                                        -- decrement A
   00011 :
                         -- sub A, one
            011111110;
   00100 :
            00111111:
                         -- store A,n
   00101 :
            10101101;
                         -- jz out
   00110 :
            11000010;
                         -- jp loop
   01101 :
            00011111:
                         -- out: load A,n
   01110 :
            111111111:
                         -- halt
   111110 :
            00000001;
                         -- one
   111111 :
            00000000;
                         -- n
END:
```

- → 만약 n에 있는 값이 0이면, n에 있는 값을 load한 후 halt를 통해 프로그램을 종료한다.
- → 만약 0이 아니고 0보다 크면, 00010 address로 이동하여 해당 과정을 n이 0이 될 때까지 반복해준다.

### General CPU design 2

### 2. Simulation



- → 다음은 Countdown simulation을 진행한 결과이다.
- → 먼저 외부 Input 3을 받아서 이를 n에 저장한다. 이때, 저장을 했다는 의미에서 MemWr이 1이 되었다.
- → 해당 과정들 사이 State는 s\_start ~ s\_decode3가 반복해서 진행되게 된다.

### General CPU design 2

# 2. Simulation



- → n에 있는 값을 load해서, 이를 one에 저장된 1로 빼고 해당 값을 n에 저장한다.
- → 이때, n에 있는 값이 0이 아니고 0보다 크므로 위의 과정을 n이 0이 될 때까지 반복해준다.
- → 해당 과정들 사이 State는 s\_start ~ s\_decode3가 반복해서 진행되게 되고, 중간중간 s\_store, s\_jz 등의 State가 존재한다.

General CPU design 2

# 2. Simulation



- → n에 있는 값을 load해서, 이를 one에 저장된 1로 빼고 해당 값을 n에 저장한다.
- → 그 후 State가 s\_halt가 되면서 halt의 값이 1이 되고, 해당 프로그램이 종료되게 된다. 해당 과정들 사이 State는 s\_start ~ s\_decode3가 반복해서 진행되게 되고, 중간중간 s\_store, s\_jz 등의 State가 존재한다.
- → 이 Simulation을 통해 해당 Code가 올바르게 돌아간 것을 확인할 수 있다.

# Lab 10. General CPU design 2

10-2: Discussion

### General CPU design 2

- Discussion
- → 해당 Simulation을 진행하면서 한가지 문제점이 있었다. 해당 Simulation은 input 값을 받아 저장되고, 다시 n에 있는 값을 load해서 빼는 과정을 거쳐야 하는데, load가 될 때 3이 아닌 다른 값이 load가 되 었다가 다시 3이 load되면서 해당 과정이 진행된다는 것이었다. 이를 해결하기 위해 assembly code &

the binary code를 계속 수정해보았지만, 해결하는 것이 쉽지 않았다.



### General CPU design 2

# Discussion

END;

```
--Countdown
                                                   → 이는 해당 Simulation을 진행한 assembly code & the
--countdown from N
  00000 : 00011110;
                   -- load A, one -- zero sum by doing 1-1
  00001 : 01111110:
                   -- sub A.one
  00010 : 00111111:
                   -- store A,n
                                                      binary code이다. 이는 앞에 memory의 위치가 순차적
  00011: 10000000;
                   -- input A
  00100 : 00111111:
                   -- store A,n
                                                      으로 이루어지지 않았다. 따라서 해당 위치를 1씩 증가
  01000 : 00011111;
                   -- load A,n
                              -- decrement A
  01001 : 01111110;
                   -- sub A, one
  01010 : 00111111:
                   -- store A,n
                                                      시켜 순차적으로 수정해주자 해당 문제가 해결되었다.
  01011 : 10101101;
                   -- jz out
  01100 : 11001000;
                  -- jp loop
  01101 : 00011111;
                   -- out: load A,n
  01110 : 11111111:
                   -- halt
                                                   → 해당 문제는 memory가 순차적으로 되지 않아 다른 부
  11110 : 00000001;
                   -- one
  11111 : 000000000;
                                                      분에 있는 memory값을 불러온 것으로 예상된다.
```

### Lab 10 General CPU design 2

- Discussion
- → 이번 실습은 assembly code & the binary code를 직접 구현해보는 과정을 거치면서 memory address 체계에 대해 확실하게 알 수 있었다. 이는 앞에 오류를 고치는 과정에서 더욱 잘 알 수 있었다. 해당 code가 진행되기 위해서는 어떤 과정을 거쳐야 하는지 하나하나 써보면서 진행하는 과정에서 assembly code & the binary code에 대해 잘 알아갈 수 있었다.
- → 또한, 이 실습 역시 직접 KIT를 통해 실습을 진행하면, 어떤 결과가 나오게 될지도 궁금해졌다.